当前位置>主页 > 期刊在线 > 计算机技术 >

计算机技术22年15期

实用计数器的 VHDL 与 Verilog HDL 行为 建模对比研究
杨云海,章芬芬
(韶关学院 信息工程学院,广东 韶关 512005)

摘  要:EDA 是数字电子电路设计的一种重要方法。在 EDA 设计过程中,使用 HDL 对电路进行建模,是一种常用的方法,HDL 模型也成为了 EDA 设计输入的一种重要的方式。目前,使用较为广泛的 HDL 包括有:VHDL 和 Verilog HDL。计数器是一种被经常使用的数字电路,很多设计都会把计数器作为电路模块进行引用。因此,研究使用 VHDL 和 Verilog HDL 的行为描述语句实现实用计数器的方法,对于更好地使用 HDL 开展数字电子电路设计有一定的指导意义。


关键词:电子设计自动化;硬件描述语言;数字电路;计数器;行为建模



DOI:10.19850/j.cnki.2096-4706.2022.15.017


基金项目:韶关学院 2021 年教考分离试题库建设项目(SYJK202109136)


中图分类号:TP311.1                                 文献标识码:A                                    文章编号:2096-4706(2022)15-0063-04


Comparative Study on VHDL and Verilog HDL Behavior Modeling of Practical Counter

YANG Yunhai, ZHANG Fenfen

(School of Information Engineering, Shaoguan University, Shaoguan 512005, China)

Abstract: EDA is an important method of digital electronic circuit design. In the design process of EDA, using HDL to model the circuit is a common method, and HDL model has also become an important way of EDA design input. At present, the more widely used HDL includes VHDL and Verilog HDL. Counter is a digital circuit which is used frequently. Many designs refer to the counter as a circuit module. Therefore, the research on the method of using VHDL and Verilog HDL behavior description statements to realize practical counters has certain guiding significance for better using HDL to carry out digital electronic circuit design.

Keywords: EDA; HDL; digital circuit; counter; behavior modeling


参考文献 :

[1] 杨云海,章芬芬 . 关于 EDA 课程教学改革的几点思考 [J].教育教学论坛,2019(14):135-136.

[2] 余丽红,龙诺春,林春景 . 基于 VHDL 的 24 进制计数器的程序设计 [J]. 电子技术,2016,45(6):83-85.

[3] 王磊 .VHDL 语言在 EDA 设计中的应用 [J]. 郧阳师范高等专科学校学报,2007(6):83-84.

[4] 林佳奇,刘恺麟,曹可震 . 浅谈 EDA 技术与 VHDL [J].艺术科技,2016,29(12):410.

[5] 潘松,黄继业 .EDA 技术实用教程——VHDL 版:第 6 版[M]. 北京:科学出版社,2018:5.


作者简介:杨云海(1978—),男,汉族,广东广州人,讲师,硕士,主要研究方向:计算机科学与技术。